

### به نام خدا

# آزمایشگاه سیستمعامل



## پروژهی چهارم: همگامسازی

طراحان:یاسمن جعفری-امیرحسین احمدی



#### مقدمه

در این پروژه با سازوکارهای همگامسازی سیستمعاملها آشنا خواهید شد. با توجه به این که سیستمعامل XV6 از ریسههای سطح کاربر پشتیبانی نمی کند همگامسازی در سطح پردازهها مطرح خواهد بود. همچنین به علت عدم پشتیبانی از حافظه مشترک در این سیستمعامل، همگامسازی در سطح هسته صورت خواهد گرفت. به همین سبب مختصری راجع به این قسم از همگامسازی توضیح داده خواهد شد.

<sup>&</sup>lt;sup>1</sup> Synchronization Mechanisms

<sup>&</sup>lt;sup>2</sup> Threads

#### ضرورت هم گامسازی در هسته سیستمعاملها

هسته سیستم عامل ها دارای مسیرهای کنترلی  $^{7}$  مختلفی میباشد. به طور کلی، دنباله دستورالعملهای اجرا شده توسط هسته جهت مديريت فراخواني سيستمي، وقفه يا استثنا اين مسيرها را تشكيل میدهند. در این میان برخی از سیستمعاملها دارای هسته با ورود مجدد میباشند. بدین معنی که مسیرهای کنترلی این هستهها قابلیت اجرای همروند $^{a}$  دارند. تمامی سیستمعاملهای مدرن کنونی این قابلیت را دارند. مثلا ممکن است برنامه سطح کاربر در میانه اجرای فراخوانی سیستمی در هسته باشد که وقفهای رخ دهد. به این ترتیب در حین اجرای یک مسیر کنترلی در هسته (اجرای کد فراخوانی سیستمی)، مسیر کنترلی دیگری در هسته (اجرای کد مدیریت وقفه) شروع به اجرا نموده و به نوعی دوباره ورود به هسته صورت می پذیرد. وجود همزمان چند مسیر کنترلی در هسته می تواند منجر به وجود شرایط مسابقه برای دسترسی به حالت مشترک هسته گردد. به این ترتیب، اجرای صحیح کد هسته مستلزم هم گامسازی مناسب است. در این هم گامسازی باید ماهیتهای مختلف کدهای اجرایی هسته لحاظ گردد. به عنوان مثال از قفل گذاری، پلی را تصور کنید که دارای محدودیت وزنی بر روی خود میباشد. به طوری که در هر لحظه تنها یک خودرو میتواند از روی پل عبور کند و در غیر این صورت فرو می ریزد. قفل همانند یک نگهبان در ورودی پل مراقبت می کند که تنها زمانی به خودرو جدید اجازه ورود بدهد که هیچ خودرویی بر روی پل نباشد.

هر مسیر کنترلی هسته در یک متن خاص اجرا می گردد. اگر کد هسته به طور مستقیم یا غیرمستقیم توسط برنامه سطح کاربر اجرا گردد، در متن پردازه ٔ اجرا می گردد. در حالی که کدی که در نتیجه وقفه اجرا می گردد در متن وقفه  $^{V}$  است. به این ترتیب فراخوانی سیستمی و استثناها در متن پردازه

<sup>&</sup>lt;sup>3</sup> Control Paths

<sup>&</sup>lt;sup>4</sup> Reentrant Kernel

<sup>&</sup>lt;sup>5</sup> Concurrent

<sup>&</sup>lt;sup>6</sup> Process Context

<sup>&</sup>lt;sup>7</sup> Interrupt Context

فراخواننده هستند. در حالی که وقفه در متن وقفه اجرا می گردد. به طور کلی در سیستمعاملها کدهای وقت وقفه قابل مسدود شدن نیستند. ماهیت این کدهای اجرایی به این صورت است که باید در اسرع وقت اجرا شده و لذا قابل زمانبندی توسط زمانبند نیز نیستند. به این ترتیب سازوکار هم گامسازی آنها نباید منجر به مسدود شدن آنها گردد. مثلاً از قفلهای چرخشی استفاده گردد یا در پردازندههای تکهستهای وقفه غیرفعال گردد.

## هم گامسازی در XV6

قفلگذاری در هسته xv6 توسط دو سری تابع صورت میگیرد. دسته اول شامل توابع (acquire) در هسته xv6 توسط دو سری تابع صورت میگیرد. دسته اول شامل توابع xv6 (خط ۱۵۷۳) و (۱۵۷۳) و (۱۵۷۳) میشود که یک پیادهسازی ساده از قفلهای چرخشی هستند. این قفلها منجر به انتظار مشغول شده و در حین اجرای ناحیه بحرانی وقفه را نیز غیرفعال میکنند.

۱) علت غیرفعال کردن وقفه چیست؟ توابع pushcli() و popcli() به چه منظور استفاده شده و چه تفاوتی با cli و sti و sti

دسته دوم شامل توابع () acquiresleep (خط ۴۶۲۱) و () releasesleep (خط ۴۶۳۳) بوده که مشکل انتظار مشغول را حل نموده و امکان تعامل میان پردازه ها را نیز فراهم می کنند. تفاوت اصلی توابع این دسته نسبت به دسته قبل این است که در صورت عدم امکان در اختیار گرفتن قفل، از تلاش دست کشیده و پردازنده را رها می کنند.

۲) حالات مختلف پردازهها در Xv6 را توضیح دهید. تابع (sched) چه وظیفهای دارد؟
یک مشکل در توابع دسته دوم عدم وجود نگهدارنده ٔ قفل است. به این ترتیب حتی پردازهای که قفل را در اختیار ندارد می تواند با فراخوانی تابع (releasesleep قفل را آزاد نماید.

3

<sup>&</sup>lt;sup>8</sup> Spinlocks

<sup>&</sup>lt;sup>9</sup> Busy Waiting

<sup>&</sup>lt;sup>10</sup> Owner

۳) می توان با اعمال تغییری در توابع دسته دوم، امکان آزادسازی را تنها برای پردازه صاحب قفل مسیر نمود. قفل معادل در هسته لینوکس را به طور مختصر معرفی نمایید.

#### پیادهسازی سازوکارهای همگامسازی جدید

#### مانع

مانعها ۱٬ بسته به حوزه استفاده دارای انواع مختلفی بوده که در این بخش یکی از انواع آنها پیادهسازی خواهد شد. هدف کلی مانعها جلوگیری از اجرای خارج از ترتیب ۱٬ است. یک دسته از مانعها موسوم به مانعهای بهینهسازی ۱۳ [2,3] بوده که در سطح کامپایلر کاربرد دارند. به این ترتیب که وجود یک دستور مانع در یک نقطه از کد برنامه، اجازه انتقال دستورهای پیش از این نقطه به پس از آن و بالعکس را (حین بهینهسازی) به کامپایلر نمی دهد.

۴) پیادهسازی ماکروی [barrier در لینوکس برای معماری x86 را فقط بنویسید.

مانع بهینهسازی تنها از اجرای خارج از ترتیب در سطح کد میشود. جهت جلوگیری از تغییر ترتیب اجرا در سطح پردازنده از مانعهای حافظه ۱<sup>۱۴</sup> [2,3] استفاده میشود. در اینجا تمامی دستورالعملهای پیش از مانع حافظه باید پیش از هر دستورالعمل پس از آن اجرا شود.

۵) آیا یک دستور مانع حافظه باید مانع بهینهسازی هم باشد؟ نام ماکروی پیادهسازی سه نوع مانع حافظه در لینوکس در معماری x86 را به همراه دستورالعملهای ماشین پیادهسازی آنها را ذکر کنید.

در نهایت نوع سومی از مانعها وجو دارد که در حوزه پردازش موازی کاربرد داشته که در شکل زیر نشان داده شده است [1]:

<sup>&</sup>lt;sup>11</sup> Barriers

<sup>&</sup>lt;sup>12</sup> Out-of-Order Execution

<sup>&</sup>lt;sup>13</sup> Optimization Barriers

<sup>&</sup>lt;sup>14</sup> Memory Barriers



| +:100.0 |  |
|---------|--|
| time    |  |

در این جا مانع برای یک دسته ریسه یا پردازه در سطح زبان برنامه سازی تعریف شده و هر ریسه/پردازه باید تا رسیدن تمامی ریسه ها/پردازه های دیگر در نقطه مانع، توقف کند.

۶) یک کاربرد از مانع در پردازش موازی ارائه دهید.

هدف از این پروژه، پیادهسازی همین نوع از مانعها است. ابتدا نیاز است که یک برنامه سطح کاربر ایجاد شده و به تعداد مشخصی پردازه ایجاد گردد. هر یک از این پردازهها باید عملیاتی زمانبر با زمان اجرای متفاوت انجام دهد (می توان از ایجاد تأخیر در کد استفاده کرد). حال می بایست پس از اتمام این عملیات، دستور مانع را قرار داده و صحت کد خود را بررسی نمایید. توجه کنید که کد شما باید شامل لاگهای کافی جهت ارائه صحت عملکرد کد باشد.

تمام قابلیتهای مورد نیاز میبایست به صورت فراخوانیهای سیستمی پیادهسازی شد. در پیادهسازی مانع، ممکن است نیاز به پیادهسازی سازوکارهایی همانند انتظار بر روی یک شرط خاص (چیزی شبیه متغیر وضعیت ۱۵) و انتشار ۱۶ شوید.

<sup>&</sup>lt;sup>15</sup> Condition Variable

<sup>&</sup>lt;sup>16</sup> Broadcast

# میوتکس با ورود مجدد

در این بخش از پروژه، پیادهسازی میوتکس با قابلیت ورود مجدد<sup>۱۷</sup> مدنظر است. همانطور که میدانید پس از در اختیار گرفتن میوتکس توسط یک پردازه، تا زمان آزادسازی این میوتکس توسط آن پردازه، امکان دریافت مجدد آن برای هیچ پردازهای (اعم از خود پردازه مالک) وجود نخواهد داشت. اکنون حالتی را در نظر بگیرید که یک تابع به صورت بازگشتی خودش را صدا بزند و در بدنهی این تابع بازگشتی، یک میوتکس را بگیرد. در این پروژه شما باید میوتکسی با قابلیت اخذ چندباره توسط پردازه مالک را پیادهسازی کنید.

#### ساير نكات

- تمیزی کد و مدیریت حافظه مناسب در پروژه از نکات مهم پیادهسازی است.
- از لاگهای مناسب در پیادهسازی استفاده نمایید تا تست و اشکالزدایی کد سادهتر شود. واضح است که استفاده بیش از حد از آنها باعث سردرگمی خواهد شد.
- برای تحویل پروژه ابتدا یک مخزن خصوصی در سایت GitLab ایجاد نموده و سپس پروژه خود را در آن Push کنید. سپس اکانت UT\_OS\_TA را با دسترسی Push به مخزن خود اضافه کنید. کافی است در محل بارگذاری در سایت درس، آدرس مخزن، شناسه آخرین Commit و گزارش پروژه را بارگذاری نمایید.
  - پاسخ تمامی سؤالات را در کوتاهترین اندازه ممکن در گزارش خود بیاورید.
  - همه افراد باید به پروژه مسلط باشند و نمره تمامی اعضای گروه لزوماً یکسان نخواهد بود.
    - در صورت تشخیص تقلب، نمره هر دو گروه صفر در نظر گرفته خواهد شد.
      - فصل ۴ و انتهای فصل ۵ کتاب xv6 می تواند مفید باشد.

6

<sup>&</sup>lt;sup>17</sup> Reentrant Mutex

• هر گونه سؤال در مورد پروژه را فقط از طریق فروم درس مطرح نمایید.

موفق باشيد

مراجع

- [1] Frédéric Haziza. 2009. Locks and Barriers. 30. Retrieved from https://www.it.uu.se/edu/course/homepage/os2/st09/han dout-04.pdf
- [2] Wolfgang Mauerer. 2008. *Professional Linux Kernel Architecture*. Wrox Press Ltd., Birmingham, UK, UK.
- [3] Donald H. Pinkston. 2014. Caltech Operating Systems Slides.